数字逻辑
数字逻辑
1000+ 人选课
更新日期:2025/06/03
开课平台智慧树
开课高校山东科技大学
开课教师韩进张杏莉东野长磊于建志薛庆军
学科专业工学计算机类
开课时间2025/01/21 - 2025/07/20
课程周期26 周
开课状态开课中
每周学时-
课程简介
《数字逻辑》课程是计算机类相关专业的学位课。通过本课程线上+线下混合式模式的学习,使学生熟悉逻辑代数的基本知识,掌握组合逻辑电路、时序逻辑电路的分析、设计方法;培养工程科学的思维方法以及对计算机技术与应用领域复杂工程问题进行识别和有效分解的能力;培养学生对数字系统的综合分析与设计能力,达成《数字逻辑》课程的知识目标、能力目标和素质目标。
课程大纲

在线教程

章节简介教学计划
绪论
登录后可预览视频
绪论
韩进
数制与码制
数制
张杏莉
数制的转换
张杏莉
带符号数的代码表示
张杏莉
数的定点与浮点表示
张杏莉
编码
张杏莉
逻辑代数基础
逻辑概述的基本概念
东野长磊
正、负逻辑和逻辑函数的表示
东野长磊
逻辑代数的公理、基本定理和规则
东野长磊
逻辑代数中的重要规则
东野长磊
逻辑函数表达式的形式与变换
东野长磊
逻辑函数化简
东野长磊
卡诺图化简法
东野长磊
逻辑函数化简中的两个实际问题
东野长磊
集成门电路
简单逻辑门电路
韩进
TTL门电路
韩进
组合逻辑电路
概述
于建志
组合逻辑电路的分析
于建志
组合逻辑电路的设计
组合逻辑电路的设计一
于建志
组合逻辑电路的设计二
于建志
组合逻辑电路的险象
于建志
通用组合逻辑电路
二进制加法器
于建志
译码器和编码器
于建志
多路选择器和多路分配器
于建志
时序逻辑电路
概述
韩进
触发器及类型转换
触发器
韩进
触发器的转换
韩进
时序电路分析
韩进
时序电路设计
韩进
通用时序逻辑电路
计数器(1)
韩进
计数器(2)
韩进
寄存器
韩进
面向可编程逻辑器件的数字系统设计
数字系统设计方法概述和FPGA/CPLD结构与工作原理
薛庆军
基于FPGA/CPLD的数字系统设计和原理图输入设计方法
薛庆军
VHDL设计
薛庆军
  • 绪章绪论

    绪论

  • 0.1绪论

    绪论

  • 第一章数制与码制

    数制与码制

  • 1.1数制

    数制

  • 1.2数制的转换

    数制的转换

  • 1.3带符号数的代码表示

    带符号数的代码表示

  • 1.4数的定点与浮点表示

    数的定点与浮点表示

  • 1.5编码

    编码

  • 第二章逻辑代数基础

    逻辑代数基础

  • 2.1逻辑概述的基本概念

    逻辑概述的基本概念

  • 2.2正、负逻辑和逻辑函数的表示

    正、负逻辑和逻辑函数的表示

  • 2.3逻辑代数的公理、基本定理和规则

    逻辑代数的公理、基本定理和规则

  • 2.4逻辑代数中的重要规则

    逻辑代数的常用公式

  • 2.5逻辑函数表达式的形式与变换

    逻辑函数的标准形式

  • 2.6逻辑函数化简

    逻辑函数化简--代数化简法

  • 2.7卡诺图化简法

    逻辑函数化简--卡诺图化简法

  • 2.8逻辑函数化简中的两个实际问题

    逻辑函数化简中的两个实际问题

  • 第三章集成门电路

    集成门电路

  • 3.1简单逻辑门电路

    简单逻辑门电路

  • 3.2TTL门电路

    TTL门电路

  • 第四章组合逻辑电路

    组合逻辑电路

  • 4.1概述

    概述

  • 4.2组合逻辑电路的分析

    组合逻辑电路的分析

  • 4.3组合逻辑电路的设计

    组合逻辑电路的设计

  • 4.4组合逻辑电路的险象

    组合逻辑电路的险象

  • 4.5通用组合逻辑电路

    通用组合逻辑电路

  • 第五章时序逻辑电路

    时序逻辑电路

  • 5.1概述

    时序逻辑电路

  • 5.2触发器及类型转换

    触发器及类型转换

  • 5.3时序电路分析

    时序电路分析

  • 5.4时序电路设计

    时序电路设计

  • 5.5通用时序逻辑电路

    通用时序逻辑电路

  • 5.6寄存器

    寄存器

  • 第六章面向可编程逻辑器件的数字系统设计

    面向可编程逻辑器件的数字系统设计

  • 6.1数字系统设计方法概述和FPGA/CPLD结构与工作原理

    数字系统设计方法概述和FPGA/CPLD结构与工作原理

  • 6.2基于FPGA/CPLD的数字系统设计和原理图输入设计方法

    基于FPGA/CPLD的数字系统设计和原理图输入设计方法

  • 6.3VHDL设计

    VHDL设计

  • 开始学习
  • 绪章  作业测试
    绪章绪论

    0.1 绪论

    视频数1
  • 第一章  作业测试
    第一章 数制与码制

    1.1 数制

    1.2 数制的转换

    1.3 带符号数的代码表示

    1.4 数的定点与浮点表示

    1.5 编码

    视频数5
  • 第二章  作业测试
    第二章 逻辑代数基础

    2.1 逻辑概述的基本概念

    2.2 正、负逻辑和逻辑函数的表示

    2.3 逻辑代数的公理、基本定理和规则

    2.4 逻辑代数中的重要规则

    2.5 逻辑函数表达式的形式与变换

    2.6 逻辑函数化简

    2.7 卡诺图化简法

    2.8 逻辑函数化简中的两个实际问题

    视频数8
  • 第三章  作业测试
    第三章 集成门电路

    3.1 简单逻辑门电路

    3.2 TTL门电路

    视频数2
  • 第四章  作业测试
    第四章 组合逻辑电路

    4.1 概述

    4.2 组合逻辑电路的分析

    4.3 组合逻辑电路的设计

    4.4 组合逻辑电路的险象

    4.5 通用组合逻辑电路

    视频数8
  • 第五章  作业测试
    第五章 时序逻辑电路

    5.1 概述

    5.2 触发器及类型转换

    5.3 时序电路分析

    5.4 时序电路设计

    5.5 通用时序逻辑电路

    5.6 寄存器

    视频数8
  • 第六章  作业测试
    第六章 面向可编程逻辑器件的数字系统设计

    6.1 数字系统设计方法概述和FPGA/CPLD结构与工作原理

    6.2 基于FPGA/CPLD的数字系统设计和原理图输入设计方法

    6.3 VHDL设计

    视频数3
  • 期末考试